74系列邏輯芯片——74HC138
基礎(chǔ)信息
描述
74HC138器件設(shè)計(jì)用于需要極短傳播延遲時(shí)間的高性能存儲(chǔ)器解碼或數(shù)據(jù)路由應(yīng)用;在高性能存儲(chǔ)系統(tǒng)中,可使用高速使能電路的高速存儲(chǔ)器一起使用時(shí),這些解碼器的延遲時(shí)間和存儲(chǔ)器的使能時(shí)間通常小于儲(chǔ)存器的典型存取時(shí)間;這意味著解碼器引起的有效系統(tǒng)延遲可以忽略不計(jì)
特征
- 專門針對(duì)高速存儲(chǔ)器解碼器和數(shù)據(jù)傳輸系統(tǒng)
- 寬工作電壓范圍(2V至6V)
- 輸出可驅(qū)動(dòng)多達(dá)10個(gè)低功耗肖特基晶體管邏輯電路(LSTTL)負(fù)載
- 低功耗,Icc最大值為80uA
- tpd典型值 = 15ns
- ±4mA輸出驅(qū)動(dòng)(在5V時(shí))
- 低輸入電流,最大值為1uA
- 低電平有效輸出(所選輸出為低電平)
- 納入三個(gè)使能輸入以簡(jiǎn)化級(jí)聯(lián)或數(shù)據(jù)接收
應(yīng)用范圍
- 發(fā)光二極管(LED)顯示屏
- 服務(wù)器
- 大型家電
- 電力基礎(chǔ)設(shè)施
- 樓宇自動(dòng)化
- 工廠自動(dòng)化
功能信息
封裝
SOIC封裝與LCCC封裝形式
引腳
引腳名 | SOIC封裝腳位 | LCCC封裝腳位 | I/O | 功能描述 |
---|---|---|---|---|
A | 1 | 2 | 輸入 | 輸入A,信號(hào)最后一位 |
B | 2 | 3 | 輸入 | 輸入B,信號(hào)中間位 |
C | 3 | 4 | 輸入 | 輸入C,信號(hào)首位 |
G2A | 4 | 5 | 輸入 | 使能A,低電平有效 |
G2B | 5 | 7 | 輸入 | 使能B,低電平有效 |
G1 | 6 | 8 | 輸入 | 高電平使能有效 |
GND | 8 | 10 | 供電 | 接地,電源地 |
NC | - | 1,6,11,16 | - | 無(wú)功能引腳 |
Vcc | 16 | 20 | 供電 | 電源輸入 |
Y0 | 15 | 19 | 輸出 | 輸出0(最后一位) |
Y1 | 14 | 18 | 輸出 | 輸出1 |
Y2 | 13 | 17 | 輸出 | 輸出2 |
Y3 | 12 | 15 | 輸出 | 輸出3 |
Y4 | 11 | 14 | 輸出 | 輸出4 |
Y5 | 10 | 13 | 輸出 | 輸出5 |
Y6 | 9 | 12 | 輸出 | 輸出6 |
Y7 | 7 | 9 | 輸出 | 輸出7(第一位) |
真值表
參數(shù)測(cè)量信息圖
基本電路
LED矩陣驅(qū)動(dòng)電路
擴(kuò)展
性能分析
額定參數(shù)
ESD評(píng)級(jí)
推薦工作參數(shù)范圍
開關(guān)量特性
布局參考
封裝尺寸
文章來源:http://www.zghlxwxcb.cn/news/detail-742651.html
文章來源地址http://www.zghlxwxcb.cn/news/detail-742651.html
到了這里,關(guān)于74HC138邏輯芯片的文章就介紹完了。如果您還想了解更多內(nèi)容,請(qǐng)?jiān)谟疑辖撬阉鱐OY模板網(wǎng)以前的文章或繼續(xù)瀏覽下面的相關(guān)文章,希望大家以后多多支持TOY模板網(wǎng)!