一、實驗?zāi)康模?/strong>
1、掌握Cadence Virtuoso快捷鍵技巧,學(xué)會使用Cadence進(jìn)行原理圖設(shè)計、版圖設(shè)計、原理圖仿真。
- 實驗使用AMI 0.6u C5N工藝,了解NCSU Cadence設(shè)計套件(NCSU_Analog_Parts庫)的使用。
- 實現(xiàn)二輸入與非門電路設(shè)計、版圖設(shè)計與仿真。
- 實驗步驟:
- 在庫管理器中添加一個庫,為方便今后辨認(rèn),我添加的庫名為Aurora-4,如圖:
- 選擇庫管理器中的Aurora-4庫,新建原理圖,使用NCSU_Analog_Parts庫中NMOS和PMOS元件和源網(wǎng)絡(luò)繪制如下二輸入與非門原理圖如圖:
- “檢查并保存”以后,Create—Cellview—From Cellview建立二輸入與非門原理圖的Symbol,繪制如下圖:
- “檢查并保存”以后,重新建立一個原理圖對Symbol進(jìn)行ADE仿真。二輸入與非門的Symbol仿真原理圖如下圖:
- 啟動ADE_L,轉(zhuǎn)至選擇菜單Setup - > Model Libraries,選擇地址在/$ HOME=/home/cademce/ncsu-cdk-1.6.0.beta/models/Spectre /standlone的ami06N.m(NMOS模型文件)以及ami06P.m(PMOS模型文件),并且選擇Setup—>Stimuli設(shè)置好Vdd!參數(shù)為DC 5V并且Enabled,之后Apply,之后再設(shè)置交流電壓源參數(shù)如下圖:
- 選擇需要輸出仿真結(jié)果的導(dǎo)線,之后運行仿真,二輸入與非門仿真結(jié)果如下圖所示:
- 仿真結(jié)果符合預(yù)期,保存仿真文件于Cellview中便于下次調(diào)用無需重新設(shè)置參數(shù),上述無問題后,進(jìn)行版圖繪制,在Aurora-4庫中新建一個Layout版圖文件,繪制二輸入與非門的版圖,繪圖布局時始終使用“drw”圖層,繪制完成如下圖所示:
- DRC版圖Layout后,導(dǎo)出二輸入與非門的抽取視圖(Extracted),成功后如下圖所示:
- 檢查并使二輸入與非門版圖的抽取視圖(Extracted)與二輸入與非門的原理圖相匹配,運行LVS,LVS完成后,結(jié)果如下:
- 二輸入與非門版圖抽取視圖LVS的Output顯示“The net-lists match.”之后,對二輸入與非門進(jìn)行后仿真:把二輸入與非門ADE_L設(shè)置環(huán)境Switch View List中仿真對象為“extracted schematic”,運行仿真,二輸入與非門仿真結(jié)果如下:
- 可見仿真結(jié)果符合預(yù)期,至此,后仿真結(jié)果與預(yù)想理論情況一致,版圖設(shè)計無問題,原理圖與版圖及其抽取視圖相匹配,二輸入與非門設(shè)計結(jié)束。
- 實驗結(jié)果:
- 原理圖(Schematic):
上圖為二輸入與非門原理圖。
上圖為二輸入與非門的Symbol繪制結(jié)果。
- 原理圖設(shè)計仿真(ADE_L):
上圖為二輸入與非門 Symbol仿真用原理圖。
上圖為二輸入與非門 Symbol原理圖仿真結(jié)果。
- 版圖(Layout)設(shè)計:
上圖為二輸入與非門版圖繪制結(jié)果。
- 抽取視圖(Extracted):
上圖為二輸入與非門版圖抽取視圖結(jié)果。
- LVS結(jié)果:
上圖為二輸入與非門版圖及原理圖匹配成功后LVS的Output結(jié)果。(顯示“The net-lists match.”)
- 后仿真結(jié)果(Sim-Extracted Schematic):
文章來源:http://www.zghlxwxcb.cn/news/detail-444722.html
上圖為實驗最后設(shè)置二輸入與非門 Symbol原理圖仿真環(huán)境Switch View List中仿真對象為“extracted schematic”后的仿真結(jié)果。文章來源地址http://www.zghlxwxcb.cn/news/detail-444722.html
到了這里,關(guān)于集成電路CAD課程實驗報告:二輸入與非門電路設(shè)計、版圖設(shè)計與仿真的文章就介紹完了。如果您還想了解更多內(nèi)容,請在右上角搜索TOY模板網(wǎng)以前的文章或繼續(xù)瀏覽下面的相關(guān)文章,希望大家以后多多支持TOY模板網(wǎng)!