国产 无码 综合区,色欲AV无码国产永久播放,无码天堂亚洲国产AV,国产日韩欧美女同一区二区

FPGA必備軟件保姆級教程:Quartus II 15.0(Cyclone V器件庫)與ModelSim 10.5 的安裝教程

這篇具有很好參考價值的文章主要介紹了FPGA必備軟件保姆級教程:Quartus II 15.0(Cyclone V器件庫)與ModelSim 10.5 的安裝教程。希望對大家有所幫助。如果存在錯誤或未考慮完全的地方,請大家不吝賜教,您也可以點擊"舉報違法"按鈕提交疑問。

重要提示!此教程只用于學習用途!


目錄

安裝包提供

Quartus II 15.0(Cyclone V器件庫)與ModelSim 10.5 的安裝步驟

2023年9月12日補檔,Quartus與ModelSim的關聯。


?文章來源地址http://www.zghlxwxcb.cn/news/detail-716623.html


安裝包提供

教程使用的安裝包,均為網絡開源資源,侵權立刪。百度網盤鏈接:百度網盤 請輸入提取碼提取碼:hq4n


Quartus II 15.0(Cyclone V器件庫)與ModelSim 10.5 的安裝步驟

1.網盤下載這兩個壓縮包,下載路徑別放在C盤,避免容量不足報錯

cyclonev安裝,fpga開發(fā)

2.打開windows安全中心的病毒和危險防護設置

cyclonev安裝,fpga開發(fā)

3.管理設置

cyclonev安裝,fpga開發(fā)

4.關閉這兩項

cyclonev安裝,fpga開發(fā)

5.解壓第一步的兩個壓縮包,并將解壓后的內容放在同一個文件夾內,文件夾路徑不能有中文和非法字符.

cyclonev安裝,fpga開發(fā)

6.右鍵管理員運行QuartusSetup-15.0.0.145-windows

cyclonev安裝,fpga開發(fā)

7.點擊next

cyclonev安裝,fpga開發(fā)

8.選擇同意,next

cyclonev安裝,fpga開發(fā)

9.選擇安裝路徑,路徑不能有中文和非法字符,不要選C盤,記住此路徑,next

cyclonev安裝,fpga開發(fā)

10.進入該界面,檢查選項是否勾選上了Cyclone V(第五步完成的前提,即Cyclone V的芯片包與Quartus安裝包同意路徑,此界面才會出現Cyclone V的選項),若沒勾選就自己勾選上,next

cyclonev安裝,fpga開發(fā)

11.next

cyclonev安裝,fpga開發(fā)

12.等待,安裝進度條完成后,next

cyclonev安裝,fpga開發(fā)

13.安裝完成后的界面如下圖所示,勾選上這三個然后finish。

cyclonev安裝,fpga開發(fā)

14.彈出此驅動安裝界面,點擊下一頁

cyclonev安裝,fpga開發(fā)

15.彈出這個,選擇安裝

cyclonev安裝,fpga開發(fā)

16.狀態(tài)為可以使用,然后點擊完成。

cyclonev安裝,fpga開發(fā)

17.彈出這兩個彈窗,直接叉掉

cyclonev安裝,fpga開發(fā)

cyclonev安裝,fpga開發(fā)

18.打開文件夾:Quartus_II_15.0XX

cyclonev安裝,fpga開發(fā)

19.右鍵管理員運行:Quartus_II_15.0XXX

cyclonev安裝,fpga開發(fā)

20.在軟件中,點擊查找

cyclonev安裝,fpga開發(fā)

21.在第9步的路徑中找到quartus文件夾,雙擊進入文件夾

cyclonev安裝,fpga開發(fā)

22.雙擊進入bin64文件夾

cyclonev安裝,fpga開發(fā)

23.找到文件,選擇然后打開

cyclonev安裝,fpga開發(fā)

24.下一步,彈窗點擊確定

cyclonev安裝,fpga開發(fā)?cyclonev安裝,fpga開發(fā)

25.點擊完成,成功補丁點擊確定

cyclonev安裝,fpga開發(fā)

cyclonev安裝,fpga開發(fā)

26. 雙擊打開桌面Quartus II 15.0 (64-bit)應用,彈窗選擇If you have license…,然后OK

cyclonev安裝,fpga開發(fā)

27.彈出此界面

cyclonev安裝,fpga開發(fā)

28.然后回到第19步文件夾內,雙擊打開lincense,用記事本打開

cyclonev安裝,fpga開發(fā)

cyclonev安裝,fpga開發(fā)

29.在此界面找到HOSTID= "XXXXXXX "

cyclonev安裝,fpga開發(fā)

30.復制此界面的ID的第一個逗號前的ID號

cyclonev安裝,fpga開發(fā)

31.將第29步HOSTID= "XXXXXXX "雙引號內的內容更改為第30步復制的ID,更改完畢后保存

cyclonev安裝,fpga開發(fā)

32. 然后另存為到第9步的路徑中找到quartus文件夾中的licenses文件夾內

cyclonev安裝,fpga開發(fā)

33.回到此界面點擊這三個小點

cyclonev安裝,fpga開發(fā)

34.找回第32步另存為的文件,選擇并打開

cyclonev安裝,fpga開發(fā)

35.然后點擊OK

cyclonev安裝,fpga開發(fā)

36.彈出軟件界面即為Quartus安裝完成

cyclonev安裝,fpga開發(fā)

37.接下來安裝Modelsim 回到解壓文件的文件夾中,右鍵管理員運行ModelSimSetup-16.1.0.196-windows

cyclonev安裝,fpga開發(fā)

38.進入安裝程序界面,next

cyclonev安裝,fpga開發(fā)

39.選擇第一個,next

cyclonev安裝,fpga開發(fā)

40.同意,next

cyclonev安裝,fpga開發(fā)

41.選擇路徑,與第9步的路徑一致!next

cyclonev安裝,fpga開發(fā)

42.next

cyclonev安裝,fpga開發(fā)

43.等待安裝進度

cyclonev安裝,fpga開發(fā)

44.完成后,不要勾選,finish

cyclonev安裝,fpga開發(fā)

45. Quartus II 15.0(Cyclone V器件庫)與ModelSim 16.1全部安裝完成。

?

2023年9月12日補檔,Quartus與ModelSim的關聯。

1.打開Quartus,左上角工具欄選擇:Tools->Options...

cyclonev安裝,fpga開發(fā)

2.General->EDA Tool Options->ModelSim-Altera(最下面那行),點開右側三個小點

cyclonev安裝,fpga開發(fā)

3.找到Quartus的安裝路徑,雙擊打開modelsim_ase文件夾

cyclonev安裝,fpga開發(fā)

4.下滑找到win32aloem該文件并選中,然后單擊選擇文件夾

cyclonev安裝,fpga開發(fā)

5.第2步界面ModelSim-Altera(最下面那行)出現第4步選擇的路徑后,點擊OK

cyclonev安裝,fpga開發(fā)

6.新建工程,File->New Project Wizard...

cyclonev安裝,fpga開發(fā)

7.next后進入到創(chuàng)建工程路徑和工程名,選擇一個工程存放路徑并為工程命名(不能有中文和非法字符),完成后next

cyclonev安裝,fpga開發(fā)

8.Project Type->Empty project->next

cyclonev安裝,fpga開發(fā)

9.Add Files 先跳過,直接next。進入到Family&Device Settings界面,博主選擇的是5CEBA4F23C7,可以自己的實際使用情況選擇不同的芯片支持包,選擇之后next。

可以不選直接next

cyclonev安裝,fpga開發(fā)

10.進入到EDA Tool Settings界面,在Simulation這一行,Tool Name 選擇ModelSim-Altera,Format選擇Verilog HDL(看實際使用情況選擇),選擇完畢后next

cyclonev安裝,fpga開發(fā)

11.最后到了Summary,可以查看新建工程的詳細內容,無誤就點擊Finish,完成新建工程

cyclonev安裝,fpga開發(fā)

12.然后左上角點擊白紙New

cyclonev安裝,fpga開發(fā)

13.選擇Design Files->Verilog HDL File->OK

cyclonev安裝,fpga開發(fā)

14.輸入一個測試內容

module exp01(a,b,c);
input [1:0] a,b;
output [2:0] c;

assign c = a + b;

endmodule 

15.點擊保存Save(白紙New的右側),或者快捷鍵Ctrl+S進行保存

cyclonev安裝,fpga開發(fā)

16.彈出此窗口,直接點擊保存

cyclonev安裝,fpga開發(fā)

17.左上角Assignments->Settings...

cyclonev安裝,fpga開發(fā)

18.點擊EDA Tool Settings->Simulation,右側窗口中,Tool name選擇ModelSim-Altera,中間EDA Netlist Writer settings->Format for output netlist選擇Verilog HDL,下方NativeLink settings選擇Compile test bench

cyclonev安裝,fpga開發(fā)

19.點擊Compile test bench這一行最右側的Test Benches...,點擊New...

cyclonev安裝,fpga開發(fā)

20.彈出此窗口,點擊File name 這一行右側的三個點

cyclonev安裝,fpga開發(fā)

21.直接選擇exp01_tb.v這個文件,Open

cyclonev安裝,fpga開發(fā)

22.然后將exp01_tb填寫在Test bench name 這一行,Top level...這一行會自動填充,然后File name 這一行最右側的Add,點擊Add

cyclonev安裝,fpga開發(fā)

23.下方表格中出現exp01_tb.v后,然后一直點擊OK

cyclonev安裝,fpga開發(fā)

24.左上角工具欄中,Processing->Start,點擊Start Analysis & Synthesis。

cyclonev安裝,fpga開發(fā)

25.等待右下角進度加載完成,且下方信息欄中出現0 errors,0 warnings

cyclonev安裝,fpga開發(fā)

26.左上角工具欄中,Tools->Run Simulation Tool,點擊RTL Simulation

cyclonev安裝,fpga開發(fā)

27.彈出ModelSim界面,則Quartus與ModelSim關聯成功。

cyclonev安裝,fpga開發(fā)

?

?

感謝觀看。

?

?

?

?

到了這里,關于FPGA必備軟件保姆級教程:Quartus II 15.0(Cyclone V器件庫)與ModelSim 10.5 的安裝教程的文章就介紹完了。如果您還想了解更多內容,請在右上角搜索TOY模板網以前的文章或繼續(xù)瀏覽下面的相關文章,希望大家以后多多支持TOY模板網!

本文來自互聯網用戶投稿,該文觀點僅代表作者本人,不代表本站立場。本站僅提供信息存儲空間服務,不擁有所有權,不承擔相關法律責任。如若轉載,請注明出處: 如若內容造成侵權/違法違規(guī)/事實不符,請點擊違法舉報進行投訴反饋,一經查實,立即刪除!

領支付寶紅包贊助服務器費用

相關文章

  • 基于Quartus II的fpga設計流程

    基于Quartus II的fpga設計流程

    本文僅用于記錄與學習。參考 串口(UART)的FPGA實現(含源碼工程) 邏輯綜合(logic synthesis)入門指南 quartusII關于時鐘約束 FPGA內部硬件結構簡介 如有侵權,聯系刪除 指用Verilog或VHDL語言實現的一個單元模塊。在這個單元模塊中,通過實例化將待驗證設計(DUV)作為一個子模塊

    2024年02月05日
    瀏覽(36)
  • 使用Quartus II做FPGA設計遭遇的一些問題

    使用Quartus II做FPGA設計遭遇的一些問題

    問題1:Error:Width mismatch in pin_name – source is 。。。 ** 問題2:Error (275028): Bus name allowed only on bus line – pin “data[7…0]” Error (275029): Incorrect connector style at port “test_data[7…0]” for symbol “inst” of type top

    2024年02月11日
    瀏覽(20)
  • FPGA開發(fā)(基于Quartus II)萬年歷,簡單代碼

    FPGA開發(fā)(基于Quartus II)萬年歷,簡單代碼

    ???設計一個基于FPGA的電子萬年歷。設計的主要任務是在Quartus?II開發(fā)環(huán)境中完成電子萬年歷系統(tǒng)FPGA內部各電路模塊的設計,包括各個模塊的設計輸入、編譯、仿真、驗證和硬件測試任務。具體要求如下: 能實現2 4 小時、6 0 分、6 0 秒的基本計時功能,格式為0 8 - 56 - 36 :時

    2024年02月04日
    瀏覽(71)
  • Quartus ii 軟件的使用

    Quartus ii 軟件的使用

    選擇一個路徑作為工程存放位置,然后在工程文件夾創(chuàng)建4個子文件夾,分別命名為: doc、par、rtl和sim。 doc文件夾用于存放項目相關的文檔, par文件夾用于存放Quartus軟件的工程文件,rtl文件夾用于存放源代碼, sim文件夾用于存放項目的仿真文件 。 打開Quartus ii 軟件,在菜單

    2024年01月23日
    瀏覽(17)
  • Quartus II Altera FPGA設置默認打開工程文件路徑

    Quartus II Altera FPGA設置默認打開工程文件路徑

    剛用Quartus II沒多久,每次打開工程,Quartus II都是打開Quartus II默認打開工程文件路徑,不是自已存放工程的文件路徑,網上搜設置方法,教程很少,現在把我找到的方法分享給大家。 1:打開軟件,在軟件菜單欄選擇“Tools”,如下圖所示: 2:展開“Tools”菜單欄,選擇“optio

    2024年02月07日
    瀏覽(36)
  • 一、Quartus II軟件的使用

    一、Quartus II軟件的使用

    使用流程圖總結圖:? 選擇【 File】→【 New Project Wizard…】來新建一個工程 ?【 File】→【 New】 ?輸入代碼: ?代碼保存到rtl目錄 【 Assignments】→【 Device...】 【 Analysis Synthesis】進行語法檢查編譯 ?根據原理圖配好下面管腳 這里下載的程序是.sof文件格式,開發(fā)板斷電后程序

    2024年02月11日
    瀏覽(36)
  • FPGA學習任意波函數信號發(fā)生器的設計(基于quartus II13.0)

    FPGA學習任意波函數信號發(fā)生器的設計(基于quartus II13.0)

    平臺: quartus II 13.0 仿真:signal tap II 語言:VHDL 方式:原理圖bdf輸入 芯片:Cyclone IV E: EP4CE6E22C8 設計一任意波函數信號發(fā)生器,具備以下兩功能: ①能輸出標準正弦波波形。 ②能輸出任意函數波形。 首先明確實驗用到的宏模塊操作是在tool——MeGaWizard Plug-In Manager中(如下圖)

    2024年02月03日
    瀏覽(45)
  • FPGA-Quartus II 13.1畫邏輯門電路圖的詳細步驟

    FPGA-Quartus II 13.1畫邏輯門電路圖的詳細步驟

    ????????作為學習FPGA的小白一枚,總是在看論文的時候發(fā)現大牛們的內容中包含邏輯設計圖也就是門電路的截圖,而我自己在學習的時候看正點原子或者野火視頻的時候沒有發(fā)現這一部分(也有可能有,但我沒全部看完系列視頻,所以也就沒發(fā)現),就上網搜索了這一部

    2024年02月12日
    瀏覽(84)
  • 全定制FPGA硬件電路設計實現最大公約數求取算法(Quartus II)

    目錄 一、設計需求 二、設計工具及版本 三、設計原理及結構方案 四、電路設計描述 1.?32位D觸發(fā)器 2. 32位多路選擇器 3. 32位減法器 4. 32位求余電路 5. GCDOUT信號產生電路 6. DONE_L信號產生電路 五、仿真激勵設計方案及電路仿真結構 六、設計總結 當前,FPGA設計在很多場合得到

    2024年02月20日
    瀏覽(23)
  • 【畢業(yè)設計—DDS信號發(fā)生器】Quartus II 軟件新建工程

    【畢業(yè)設計—DDS信號發(fā)生器】Quartus II 軟件新建工程

    大學四年的時間轉瞬即逝,2023年我將迎來我的本科畢業(yè)。為了記錄自己的研究進展,我將在這兒分享我的畢業(yè)設計進度~~博客涉及的知識點,如有不對,歡迎大家及時糾正,共同進步! 我安裝的是Quartus II 13.1 版本。 1.在電腦D磁盤下新建一個文件夾【DDS】,然后分別新建4個子

    2024年02月03日
    瀏覽(18)

覺得文章有用就打賞一下文章作者

支付寶掃一掃打賞

博客贊助

微信掃一掃打賞

請作者喝杯咖啡吧~博客贊助

支付寶掃一掃領取紅包,優(yōu)惠每天領

二維碼1

領取紅包

二維碼2

領紅包