以下為引用內(nèi)容,為記錄而做的本篇文章:
1、PCIe標(biāo)準(zhǔn)里面明確規(guī)定:當(dāng)兩個設(shè)備通過連接器互聯(lián)時,必須放置交流耦合電容到TX端;
2、放遠放近最大的不同時高速信號傳輸中的介質(zhì)損耗和趨膚效應(yīng)不同,當(dāng)放置靠近rx端時,介質(zhì)損耗和趨膚效應(yīng)產(chǎn)生的衰減較大,因此,電容引發(fā)的阻抗不連續(xù)反射效應(yīng)降低,可以通過高速互聯(lián)模型推導(dǎo)出,在靠近rx端的1/4處是比較理想的,實測也是如此;但是當(dāng)距離不遠時,區(qū)別不是特別大,因此,pcie標(biāo)準(zhǔn)中,對于板級的電容放置并沒有要求。
3、當(dāng)加入連接器時,串?dāng)_和寄生電容/電感增加,互聯(lián)線上損耗增多,其損耗減小了低頻分量信號幅度,對于高頻雖有減小但是減小幅度倍數(shù)沒有低頻多,如果放置在rx端,低頻信號就衰減的太多了,但是,并不是不行;實測信號,也會發(fā)現(xiàn)放置在tx端時信號完整性更好一些(相對而言),而放置在rx端,如果距離長,信號整體衰減的比較厲害;
4、為了完善高速信號的可靠性,pcie在發(fā)送端加入了去加重技術(shù),這進一步衰減了低頻信號,如果再將電容放置遠端,那么低頻信號就是“雪上加霜”了;但是,也并不是不行;因此,有些設(shè)計里面,在tx和rx端都加電容,根據(jù)實際效果選擇使用。同時都用的也存在,但是不建議這種用法,效果比較差!
綜上:因為:連接器帶來的信號干擾+去加重技術(shù),導(dǎo)致低頻信號幅度加劇衰減,沒有和高頻信號幅值同等衰減,信號整體“形狀”發(fā)生畸變了,在這種情況下,要適當(dāng)?shù)恼{(diào)整低頻信號衰減,因此,放置在tx端是非常必要的!但是這種做法加劇了容抗不連續(xù)反射的影響,因此,信號比起沒有使用連接器還是要差的!
另推廣:
1、凡是使用連接器的高速信號(背板高速信號設(shè)計),一般都是放置在tx端!
2、上述條件的例外是:如果使用了均衡器或預(yù)加重技術(shù),當(dāng)然還是放在rx端好了!
3、因此,放置在哪一端,必須要根據(jù)該信號的處理技術(shù)和構(gòu)成而言,要分析驅(qū)動器的方式、電平邏輯構(gòu)成、信號類型等,傳統(tǒng)經(jīng)驗放置在rx端并不一定好用!
原文:http://www.manongjc.com/detail/8-ozyyrtvktsrvcei.html文章來源地址http://www.zghlxwxcb.cn/news/detail-518047.html
文章來源:http://www.zghlxwxcb.cn/news/detail-518047.html
到了這里,關(guān)于高速差分信號(PCIe)的耦合電容為什么要放在TX端?的文章就介紹完了。如果您還想了解更多內(nèi)容,請在右上角搜索TOY模板網(wǎng)以前的文章或繼續(xù)瀏覽下面的相關(guān)文章,希望大家以后多多支持TOY模板網(wǎng)!