国产 无码 综合区,色欲AV无码国产永久播放,无码天堂亚洲国产AV,国产日韩欧美女同一区二区

以太網(wǎng)知識(shí)-GMII / RGMII接口

這篇具有很好參考價(jià)值的文章主要介紹了以太網(wǎng)知識(shí)-GMII / RGMII接口。希望對(duì)大家有所幫助。如果存在錯(cuò)誤或未考慮完全的地方,請(qǐng)大家不吝賜教,您也可以點(diǎn)擊"舉報(bào)違法"按鈕提交疑問。

今天和海翎光電的小編一起分析MII/RMII/SMII,以及GMII/RGMII/SGMII接口的信號(hào)定義,及相關(guān)知識(shí),同時(shí)小編也對(duì)RJ-45接口進(jìn)行了總結(jié),分析了在10/100模式下和1000M模式下的連接方法。

GMII 接口分析

GMII接口提供了8位數(shù)據(jù)通道,125MHz的時(shí)鐘速率,從而1000Mbps的數(shù)據(jù)傳輸速率。下圖定義了RS層的輸入輸出信號(hào)以及STA的信號(hào):

以太網(wǎng)知識(shí)-GMII / RGMII接口

圖1 Reconciliation Sublayer (RS) and STA connections to GMII

下面將詳細(xì)介紹GMII接口的信號(hào)定義,時(shí)序特性等。由于GMII接口有MAC和PHY模式,因此,將會(huì)根據(jù)這兩種不同的模式進(jìn)行分析,同時(shí)還會(huì)對(duì)RGMII/TBI/RTBI接口進(jìn)行介紹。

GMII接口信號(hào)定義

GMII接口可分為MAC模式和PHY模式,一般說來MAC和PHY對(duì)接,但是MAC和MAC也是可以對(duì)接的。

在GMII接口中,它是用8根數(shù)據(jù)線來傳送數(shù)據(jù)的,這樣在傳送1000M數(shù)據(jù)時(shí),時(shí)鐘就會(huì)125MHz。

GMII接口主要包括四個(gè)部分。一是從MAC層到物理層的發(fā)送數(shù)據(jù)接口,二是從物理層到MAC層的接收數(shù)據(jù)接口,三是從物理層到MAC層的狀態(tài)指示信號(hào),四是MAC層和物理層之間傳送控制和狀態(tài)信息的MDIO接口。

GMII接口的MAC模式定義:

以太網(wǎng)知識(shí)-GMII / RGMII接口

注意在表1中,信號(hào)GTX_CLK對(duì)于MAC來說,此時(shí)是Output信號(hào),這一點(diǎn)和MII接口中的TX_CLK的Input特性不一致。

GMII接口PHY模式定義:

以太網(wǎng)知識(shí)-GMII / RGMII接口

注意在表2中,信號(hào)GTX_CLK對(duì)于PHY來說,此時(shí)是Input信號(hào),這一點(diǎn)和MII接口中的TX_CLK的Output特性不一致。

GMII接口時(shí)序特性

在GMII接口中,TX通道參考時(shí)鐘是GTX_CLK,RX通道參考時(shí)鐘是RX_CLK,802.3-2005定義了它們之間的關(guān)系。

以太網(wǎng)知識(shí)-GMII / RGMII接口

圖2 GMII signal timing at receiver input

由圖2可知,Spec只定義了TX通道和RX通道中接收端Setup時(shí)間和Hold時(shí)間。很明顯,即該Spec只對(duì)TX通道上PHY這一側(cè)的接收特性作了定義,而對(duì)TX通道MAC那一側(cè)的發(fā)送特性并沒有定義。IC Vendor可在TX通道那一側(cè)的MAC的發(fā)送特性作適當(dāng)調(diào)整,只要最終的時(shí)序滿足TX通道上PHY這一側(cè)的接收特性就可以。

同樣的道理,該Spec只對(duì)RX通道上MAC這一側(cè)的接收特性作了定義,而對(duì)RX通道PHY那一側(cè)的發(fā)送特性并沒有定義。IC Vendor可在RX通道那一側(cè)的PHY的發(fā)送特性作適當(dāng)調(diào)整,只要最終的時(shí)序滿足RX通道上MAC這一側(cè)的接收特性就可以。

以太網(wǎng)知識(shí)-GMII / RGMII接口

圖3Setup和Hold Time的值

從圖20可以看出,這里有兩組setup和hold時(shí)間。其中第一組Spec則是根據(jù)圖21給定的測(cè)試電路定義的,即該Spec未考慮PCB上傳輸線的不匹配等影響。而第二組Spec則是定義了receiver at its input pins的時(shí)間要求,它考慮了PCB上傳輸線的長(zhǎng)度不匹配等影響。一般IC Vendor需要按照第二組Spec來設(shè)計(jì)它們的IC。

以太網(wǎng)知識(shí)-GMII / RGMII接口

圖4 GMII接口Setup和Hold Time測(cè)試電路

GMII信號(hào)功能特性:

<1>:GTX_CLK (transmit clock),GTX_CLK (Transmit Clock)是一個(gè)連續(xù)的時(shí)鐘信號(hào)(即系統(tǒng)啟動(dòng),該信號(hào)就一直存在),它是TX_EN, TXD, and TX_ER(信號(hào)方向?yàn)閺腞S到PHY)的參考時(shí)鐘,PHY端在信號(hào)的上升沿采樣,GTX_CLK由MAC驅(qū)動(dòng)。GTX_CLK的時(shí)鐘頻率是數(shù)據(jù)傳輸速率的12.5,即125MHz。

<2>:對(duì)于同樣的RX_CLK,它與TX_CLK具有相同的要求,所不同的是它是RX_DV, RXD, and RX_ER(信號(hào)方向是從PHY到RS)的參考時(shí)鐘,MAC端在時(shí)鐘的上升沿采樣。RX_CLK是由PHY驅(qū)動(dòng),PHY可能從接收到的數(shù)據(jù)中提取時(shí)鐘RX_CLK,也有可能從一個(gè)名義上的參考時(shí)鐘(e.g., the TX_CLK reference)來驅(qū)動(dòng)RX_CLK

<3>:GMII接口的發(fā)送時(shí)序如圖22所示,接收時(shí)序如圖23所示,至于其它信號(hào)的功能特性以及在數(shù)據(jù)傳輸過程中,不同信號(hào)的邏輯變化所代表的意義,這里不再描述,大體上和“MII信號(hào)功能特性”一節(jié)中描述類似,讀者可以參閱802.3-3005的Spec。

以太網(wǎng)知識(shí)-GMII / RGMII接口

圖5 GMII信號(hào)發(fā)送時(shí)序

以太網(wǎng)知識(shí)-GMII / RGMII接口

圖6 GMII信號(hào)接收時(shí)序

GMII的管理MDIO接口:

關(guān)于GMII的管理MDIO接口,這里也不再描述,它在硬件設(shè)計(jì)上同MII的管理MDIO接口一節(jié)的描述。

以太網(wǎng)知識(shí)-GMII / RGMII接口

RGMII接口分析

RGMII接口信號(hào)定義:

RGMII接口(Reduced GMII接口)是簡(jiǎn)化的GMII接口。它也分為MAC模式和PHY模式。

RGMII接口的MAC模式定義:

以太網(wǎng)知識(shí)-GMII / RGMII接口

表3RGMII接口的PHY模式定義:

以太網(wǎng)知識(shí)-GMII / RGMII接口

表4

由表3~表4可知,RGMII接口相對(duì)于GMII接口,在TXD和RXD上總共減少了8根數(shù)據(jù)線。

RGMII接口時(shí)序特性:

以太網(wǎng)知識(shí)-GMII / RGMII接口

圖8RGMII接口TX通道MAC側(cè)發(fā)送特性

雖然RGMII接口中,信號(hào)線減半,同時(shí)GTX_CLK和RX_CLK還是125MHz,為了達(dá)到1000Mbit的傳輸速率,TXD和RXD信號(hào)線上在時(shí)鐘的上升沿發(fā)送GMII接口中的TXD[3:0]/RXD[3:0],在時(shí)鐘的下降沿發(fā)送GMII接口中TXD[7:4]/RXD[7:4],并且信號(hào)TX_CTL反映了TX_EN和TX_ER的狀態(tài),即在GTX_CLK上升沿發(fā)送TX_EN,下降沿發(fā)送TX_ER。同樣的道理適用于信號(hào)RX_CTL,它反映了RX_EN和RX_ER的狀態(tài),即在RX_CLK上升沿發(fā)送RX_EN,下降沿發(fā)送RX_ER。它們具體的關(guān)系。具體時(shí)序特性如圖24~圖25。

以太網(wǎng)知識(shí)-GMII / RGMII接口

圖9 RGMII接口RX通道PHY側(cè)發(fā)送特性

好了,以上內(nèi)容就是海翎光電關(guān)于以太網(wǎng)知識(shí)-GMII / RGMII接口的相關(guān)詳細(xì)介紹,希望能對(duì)大家有所幫助!文章來源地址http://www.zghlxwxcb.cn/news/detail-482594.html

到了這里,關(guān)于以太網(wǎng)知識(shí)-GMII / RGMII接口的文章就介紹完了。如果您還想了解更多內(nèi)容,請(qǐng)?jiān)谟疑辖撬阉鱐OY模板網(wǎng)以前的文章或繼續(xù)瀏覽下面的相關(guān)文章,希望大家以后多多支持TOY模板網(wǎng)!

本文來自互聯(lián)網(wǎng)用戶投稿,該文觀點(diǎn)僅代表作者本人,不代表本站立場(chǎng)。本站僅提供信息存儲(chǔ)空間服務(wù),不擁有所有權(quán),不承擔(dān)相關(guān)法律責(zé)任。如若轉(zhuǎn)載,請(qǐng)注明出處: 如若內(nèi)容造成侵權(quán)/違法違規(guī)/事實(shí)不符,請(qǐng)點(diǎn)擊違法舉報(bào)進(jìn)行投訴反饋,一經(jīng)查實(shí),立即刪除!

領(lǐng)支付寶紅包贊助服務(wù)器費(fèi)用

相關(guān)文章

  • 千兆以太網(wǎng)芯片88E1111 RGMII模式的FPGA驅(qū)動(dòng)實(shí)現(xiàn)

    千兆以太網(wǎng)芯片88E1111 RGMII模式的FPGA驅(qū)動(dòng)實(shí)現(xiàn) 在網(wǎng)絡(luò)應(yīng)用領(lǐng)域,千兆以太網(wǎng)已經(jīng)成為主流,而88E1111作為一款先進(jìn)的千兆以太網(wǎng)芯片,其驅(qū)動(dòng)實(shí)現(xiàn)對(duì)于網(wǎng)絡(luò)設(shè)備的性能和穩(wěn)定性有著至關(guān)重要的影響。本文將介紹在RGMII模式下,如何實(shí)現(xiàn)88E1111芯片在FPGA上的驅(qū)動(dòng)。 一、準(zhǔn)備工作

    2024年01月22日
    瀏覽(26)
  • 以太網(wǎng)接口總線類型筆記

    以太的接口技術(shù)有很多,按照其在標(biāo)準(zhǔn)模型中所在位置,可以簡(jiǎn)單地分成兩種: MAC接口 :MAC接口用于連接PHY芯片或者和MAC直連,常用的有:MII、SMII、GMII、RGMII、SGMII、QSGMII、XGMII、XAUI、XLAUI等等。 MDI接口 :MDI接口是介質(zhì)相關(guān)接口,常用于連接PHY芯片和外部介質(zhì),常用的有

    2024年02月07日
    瀏覽(20)
  • 以太網(wǎng)知識(shí)

    以太網(wǎng)知識(shí)

    / 【讀書筆記】C3 The Ethernet System 以太網(wǎng)知識(shí)01 Media Independent Interface (MII) 媒體獨(dú)立接口 CHAPTER 2 IEEE Ethernet Standards 以太網(wǎng)標(biāo)準(zhǔn)- 以太網(wǎng)的歷史背景 基礎(chǔ)知識(shí)——以太網(wǎng)(Ethernet ) 以太網(wǎng)數(shù)據(jù)幀格式(結(jié)構(gòu))圖解 OSI七層參考模型及其協(xié)議和各層設(shè)備 一文帶你讀懂,這三個(gè)交換

    2024年02月05日
    瀏覽(18)
  • 千兆以太網(wǎng)(二)——MDIO接口協(xié)議

    千兆以太網(wǎng)(二)——MDIO接口協(xié)議

    ??MAC和PHY芯片有一個(gè)配置接口,即MDIO接口??梢耘渲肞HY芯片的工作模式以及獲取PHY芯片的狀態(tài)信息。PHY芯片內(nèi)部有一系列寄存器。用戶通過配置寄存器來配置PHY芯片的工作模式。 ??FPGA通過MDIO接口對(duì)PHY芯片的內(nèi)部寄存器進(jìn)行配置。通常情況下芯片在默認(rèn)情況下也可以工作

    2024年01月20日
    瀏覽(28)
  • Linux QT以太網(wǎng)配置及相關(guān)知識(shí)

    Linux QT以太網(wǎng)配置及相關(guān)知識(shí)

    平臺(tái)**:AC8015** 運(yùn)行環(huán)境: Linux kernel (4.9) + Systemd + QT 的系統(tǒng)組合,基于編譯 框架 Yocto sumo (2.5)構(gòu)建 基于該平臺(tái),編寫以太網(wǎng)配置程序,可以動(dòng)態(tài)獲取ip;靜態(tài)配置ip;開機(jī)自動(dòng)配置以太網(wǎng)。 還涉在開發(fā)過程中遇到的一些知識(shí)點(diǎn),為了鞏固知識(shí),做個(gè)記錄。 可以從Qt官方網(wǎng)站(

    2024年02月02日
    瀏覽(78)
  • 以太網(wǎng)——MDIO(SMI)接口的FPGA實(shí)現(xiàn)

    以太網(wǎng)——MDIO(SMI)接口的FPGA實(shí)現(xiàn)

    ??在 MAC 與 PHY 之間,有一個(gè)配置接口,即 MDIO(也稱 SMI,Serial Management Interface),可以配置 PHY 的工作模式、獲取 PHY 芯片的工作狀態(tài)等。本文以 PHY 芯片 B50610 為例,實(shí)現(xiàn) MDIO 接口,以實(shí)現(xiàn)對(duì)傳輸速度、接口類型的自協(xié)商。 ??MDIO 包含 2 根信號(hào)線: MDC,由 MAC 側(cè)提供給

    2024年02月16日
    瀏覽(39)
  • STM32以太網(wǎng)接口的配置和使用方法詳解

    STM32以太網(wǎng)接口的配置和使用方法詳解

    STM32 微控制器提供了多種系列和型號(hào),不同型號(hào)的芯片可能有不同的以太網(wǎng)接口,包括MAC(媒體訪問控制器)和PHY(物理層接口)等組件。 在這里,我們以STM32F4系列為例來詳細(xì)介紹以太網(wǎng)接口的配置和使用方法。 ?作者簡(jiǎn)介:熱愛科研的嵌入式開發(fā)者,修心和技術(shù)同步精進(jìn)

    2024年04月26日
    瀏覽(21)
  • 以太網(wǎng)基礎(chǔ)知識(shí)——PHY,MAC,MII,switch

    以太網(wǎng)基礎(chǔ)知識(shí)——PHY,MAC,MII,switch

    在以太網(wǎng)開發(fā)中,常常會(huì)聽到一些專業(yè)名詞,例如PHY,MAC,MII,switch,下面是解釋 PHY PHY 是物理接口收發(fā)器,它實(shí)現(xiàn)物理層。包括 MII/GMII (介質(zhì)獨(dú)立接口) 子層、PCS (物理編碼子層) 、PMA (物理介質(zhì)附加) 子層、PMD (物理介質(zhì)相關(guān)) 子層、MDI 子層。定義了數(shù)據(jù)傳送與接收所需要的

    2024年02月04日
    瀏覽(27)
  • Vector-常用CAN工具 - VN5000接口以太網(wǎng)包過濾

    Vector-常用CAN工具 - VN5000接口以太網(wǎng)包過濾

    一、什么是硬件過濾? 1、什么時(shí)候應(yīng)該過濾硬件? 2、需要注意什么?? 3、如何過濾VN5000接口上的以太網(wǎng)報(bào)文? (1)Vector Hardware?Manager (2)Vector Hardware Config? ????????啟用硬件以太網(wǎng)包過濾器時(shí),以太網(wǎng)包已經(jīng)在硬件(即VN5000接口)上進(jìn)行了過濾,不會(huì)從該接口的上

    2024年02月07日
    瀏覽(33)
  • FPGA以太網(wǎng)入門(一)——MDIO接口讀寫測(cè)試實(shí)驗(yàn)(基于紫光同創(chuàng))

    FPGA以太網(wǎng)入門(一)——MDIO接口讀寫測(cè)試實(shí)驗(yàn)(基于紫光同創(chuàng))

    此篇為專欄《紫光同創(chuàng)FPGA開發(fā)筆記》的第五篇,記錄我的學(xué)習(xí) FPGA 的一些開發(fā)過程和心得感悟,剛接觸 FPGA 的朋友們可以先去此博客 《FPGA零基礎(chǔ)入門學(xué)習(xí)路線》來做最基礎(chǔ)的掃盲。 本篇內(nèi)容基于筆者實(shí)際開發(fā)過程和正點(diǎn)原子資料撰寫,將會(huì)詳細(xì)講解此 FPGA 實(shí)驗(yàn)的全流程,

    2024年04月15日
    瀏覽(36)

覺得文章有用就打賞一下文章作者

支付寶掃一掃打賞

博客贊助

微信掃一掃打賞

請(qǐng)作者喝杯咖啡吧~博客贊助

支付寶掃一掃領(lǐng)取紅包,優(yōu)惠每天領(lǐng)

二維碼1

領(lǐng)取紅包

二維碼2

領(lǐng)紅包