国产 无码 综合区,色欲AV无码国产永久播放,无码天堂亚洲国产AV,国产日韩欧美女同一区二区

AD9680之JESD204B接口2路、4路、8路的14bit 500MSPS/1GSPS/1.25GSPS采樣率子卡的中文版本設(shè)計(jì)及調(diào)試經(jīng)驗(yàn)資料分享

這篇具有很好參考價(jià)值的文章主要介紹了AD9680之JESD204B接口2路、4路、8路的14bit 500MSPS/1GSPS/1.25GSPS采樣率子卡的中文版本設(shè)計(jì)及調(diào)試經(jīng)驗(yàn)資料分享。希望對大家有所幫助。如果存在錯誤或未考慮完全的地方,請大家不吝賜教,您也可以點(diǎn)擊"舉報(bào)違法"按鈕提交疑問。

板卡概述:

【FMC155】 FMC155 是一款基于 VITA57.1 標(biāo)準(zhǔn)的,實(shí)現(xiàn) 2 路 14-bit、500MSPS/1GSPS/1.25GSPS 直流耦合 ADC 同步采集 FMC 子卡模 塊。

該模塊遵循 VITA57.1 規(guī)范,可直接與 FPGA 載卡配合使用,板 卡 ADC 器件采用 ADI 的 AD9680 芯片,該芯片具有兩個(gè)模擬輸入通道和兩個(gè) JESD204B 輸出數(shù)據(jù)通道對,可用于高達(dá) 2GHz 的寬帶模擬 信號采樣。 ADC 前端采用寬帶低噪聲、低功耗全差分放大器,帶寬增益積 可以達(dá)到8GHz,具有出色的線性性能,直流至2GHz范圍內(nèi)可達(dá)12dB 的增益。 該板卡主要面向雷達(dá)、寬頻帶通信、毫米波通信、自動測試設(shè)備 等應(yīng)用。
[FMC121]? FMC121 是一款基于 FMC 標(biāo)準(zhǔn)規(guī)范,實(shí)現(xiàn) 2 路 14-bit、1GSPS ADC 同步采集,2 路 16-bit 2.5GSPS DAC 同步回放功能子卡模塊。
該模塊遵循 VITA57.1 標(biāo)準(zhǔn),可直接與 FPGA 載卡配合使用,板卡 ADC器件采用 ADI 的 AD9680 芯片,該芯片具有兩個(gè)模擬輸入通道和兩個(gè) JESD204B 輸出數(shù)據(jù)通道對,可用于高達(dá) 2GHz 的寬帶模擬信號采樣。 DAC 器件采用 TI 公司的 DAC38J82 芯片,該芯片具有 JESD204B 接口,可進(jìn)行靈活配置和編程,并能實(shí)現(xiàn)多個(gè)器件的同步。 該板卡主要面向雷達(dá)、寬頻帶通信、毫米波通信、自動測試設(shè)備 等應(yīng)用
[FMC139]? ? FMC139 是一款 4 路 500MSPS/1GSPS?14 位 AD 采集子卡 模塊
該板卡 ADC 器件采用 ADI 公司的 AD9680 芯片,全功率-3dB 模擬輸入帶寬可達(dá) 2GHz。該 ADC 與 FPGA 的主機(jī)接口通過 8 通道的高速串行 GTX 收發(fā)器進(jìn)行互聯(lián)。 該板卡主要面向通信與無線基礎(chǔ)設(shè)施、雷達(dá)、寬頻帶通信、毫米 波通信、自動測試設(shè)備等應(yīng)用。
【FMC148】基于 VITA57.4 標(biāo)準(zhǔn)的 8 路 500MSPS/1GSPS/1.25GSPS 采樣率 14 位 AD 采集 FMC 子卡模塊
該板卡 ADC 器件采用 ADI 公司的 AD9680 芯片,全功率-3dB 模擬輸入帶寬可達(dá) 2GHz。該 ADC 與 FPGA 的主機(jī)接口通 過 16 通道的高速串行 GTX 收發(fā)器進(jìn)行互聯(lián)。 該板卡主要面向通信與無線基礎(chǔ)設(shè)施、雷達(dá)、寬頻帶通信、毫米 波通信、自動測試設(shè)備等應(yīng)用

板卡實(shí)物圖如下

AD9680之JESD204B接口2路、4路、8路的14bit 500MSPS/1GSPS/1.25GSPS采樣率子卡的中文版本設(shè)計(jì)及調(diào)試經(jīng)驗(yàn)資料分享
FMC155--2路14位500MSPS/1GSPS/1.25GSPS
AD9680之JESD204B接口2路、4路、8路的14bit 500MSPS/1GSPS/1.25GSPS采樣率子卡的中文版本設(shè)計(jì)及調(diào)試經(jīng)驗(yàn)資料分享
FMC121--2路14位1GSPS采集,16位2.5GSPS回放???
AD9680之JESD204B接口2路、4路、8路的14bit 500MSPS/1GSPS/1.25GSPS采樣率子卡的中文版本設(shè)計(jì)及調(diào)試經(jīng)驗(yàn)資料分享
FMC139--4路14位500MSPS/1GSPS
AD9680之JESD204B接口2路、4路、8路的14bit 500MSPS/1GSPS/1.25GSPS采樣率子卡的中文版本設(shè)計(jì)及調(diào)試經(jīng)驗(yàn)資料分享
FMC148--8路500MSPS/1GSPS/1.25GSPS?
技術(shù)指標(biāo)
FMC155
ADC 性能指標(biāo):
? 通道數(shù):2 通道;
? 采樣率:500MSPS/1GSPS/1.25GSPS,可選配;
? 采集分辨率:14bits;
? 采集有效位:ENOB@10MHz:10.8bits;
? 采樣率:支持 500MSPS/1GSPS/1.25GSPS;
? 耦合方式:直流耦合(DC~2GHz);
? 模擬輸入:50 歐姆、SMA;
? 模擬輸入全功率帶寬:2GHz ;
? 95dB 通道隔離/串?dāng)_;
? 每通道集成 2 個(gè)寬帶數(shù)字處理器;
? 支持 JESD204B 配置;
? 時(shí)鐘分配:
? 支持本地采樣參考時(shí)鐘;
? 外輸入采樣參考時(shí)鐘:100MHz,-2~10dBm@50Ω,SSMC;
? 支持外輸入 VCO 時(shí)鐘;
? 其它功能:
? 支持外觸發(fā)(3.3V)或內(nèi)觸發(fā),觸發(fā)電平+3.3V;
? 板載狀態(tài)指示燈;
? 物理與電氣特征
? 板卡尺寸:84.1 x 69mm
? 典型功耗:4W
? 散熱方式:自然風(fēng)冷散熱
? 環(huán)境特征
? 工作溫度:-40°~﹢85°C;
? 存儲溫度:-55°~﹢125°C;
FMC121
? ADC 性能指標(biāo):
? 2 通道 1GSPS 采樣率;
? 分辨率:14bits,ENOB@10MHz:10.8bits;
? 模擬輸入全功率帶寬:2GHz ;
? 95dB 通道隔離/串?dāng)_;
? 每通道集成 2 個(gè)寬帶數(shù)字處理器;
? 支持 JESD204B 配置;
? DA 性能指標(biāo):
? 分辨率:16bits;
? 最大采樣率:2.5GSPS;
? 模擬帶寬(-3dB):4.5MHz~2GHz;
? 耦合方式:交流耦合;
? 8 個(gè) JESD204B 串行輸入通道;
? 最大輸入數(shù)據(jù)速率:1.23GSPS;
? 時(shí)鐘分配:
? 支持外輸入采樣時(shí)鐘;
? 支持外輸入?yún)⒖肩姡?0/20MHz,
-2~10dBm@50Ω,MMCX;
? 其它功能:
? 支持外觸發(fā)(3.3V)或內(nèi)觸發(fā);
? 板載狀態(tài)指示燈;
? 物理與電氣特征
? 板卡尺寸:84.1 x 69mm
? 典型功耗:4W
? 散熱方式:自然風(fēng)冷散熱
? 環(huán)境特征
? 工作溫度:-40°~﹢85°C;
? 存儲溫度:-55°~﹢125°C;
FMC139
? ADC 性能指標(biāo)(AD9680):
? JESD204B(子類 1)編碼數(shù)字輸出;
? 1.65W 總功耗(1GSPS 采樣率);
? SNR; 65.3dBFS@1GHz,-1dBFS amplitude ;
? SFDR: 85dBFS@1GHz,-1dBFS amplitude ;
? ENOB;10.8BIT(10MHz)
? DNL:±0.5LSB,INL=±2.5LSB;
? 直流供電:1.25V、2.5V,3.3V;
? 噪聲密度:-154dBFS/Hz;
? 無失碼;
? 2GHz 模擬輸入全功率帶寬(-3dB);
? ADC 內(nèi)部基準(zhǔn)電壓源;
? 混合 JESD204BLane 配置;
? 時(shí)鐘與觸發(fā)
? 高性能時(shí)鐘發(fā)生器:HMC7044;
? 支持 100MHzLVDS 晶振,支持外時(shí)鐘輸入;
? 支持 1 路輸入/輸出觸發(fā)信號,LVTTL(3.3V)電平標(biāo)準(zhǔn);
? 支持同步輸入/輸出;
? 物理與電氣特征
? 板卡尺寸:84.1x69mm;
? 典型功耗:6W;
? 供電:+12V;
? 散熱方式:自然風(fēng)冷散熱;
? 環(huán)境特征
? 工作溫度:-40°~﹢85°C;
? 存儲溫度:-55°~﹢125°C;
? 工作濕度:5%~95%,非凝結(jié);
FMC148
? ADC 性能指標(biāo)(AD9680):
? 板卡支持 4 片 ADC,共 8 路模擬信號采集;
? 采樣率:500MSPS/1GSPS/1.25GSPS 可選配;
? 采集分辨率:14 位;
? JESD204B(子類 1)編碼數(shù)字輸出;
? 1.65W 總功耗(1GSPS 采樣率);
? SNR; 65.3dBFS@1GHz,-1dBFS ?amplitude ;
? SFDR: 85dBFS@1GHz,-1dBFS amplitude
? ENOB;10.8BIT(10MHz)
? DNL:±0.5LSB,INL=±2.5LSB;
? 直流供電:1.25V、2.5V,3.3V;
? 噪聲密度:-154dBFS/Hz;
? 無失碼;
? 2GHz 模擬輸入全功率帶寬(-3dB);
? ADC 內(nèi)部基準(zhǔn)電壓源;
? 混合 JESD204B Lane 配置;
? 時(shí)鐘與觸發(fā)
? 高性能時(shí)鐘發(fā)生器:HMC7044;
? 支持 100MHz LVDS 晶振,支持外時(shí)鐘輸入;
? 支持 1 路輸入/輸出觸發(fā)信號,LVTTL(3.3V)電平標(biāo)準(zhǔn);
? 支持同步輸入/輸出;
? 物理與電氣特征
? 板卡尺寸:84.1 x 69mm;
? 典型功耗:6W;供電:+12V;
? 散熱方式:自然風(fēng)冷散熱;
? 環(huán)境特征
? 工作溫度:-40°~﹢85°C;
? 存儲溫度:-55°~﹢125°C;
? 工作濕度:5%~95%,非凝結(jié);

未完待續(xù)?。?!文章來源地址http://www.zghlxwxcb.cn/news/detail-444055.html

到了這里,關(guān)于AD9680之JESD204B接口2路、4路、8路的14bit 500MSPS/1GSPS/1.25GSPS采樣率子卡的中文版本設(shè)計(jì)及調(diào)試經(jīng)驗(yàn)資料分享的文章就介紹完了。如果您還想了解更多內(nèi)容,請?jiān)谟疑辖撬阉鱐OY模板網(wǎng)以前的文章或繼續(xù)瀏覽下面的相關(guān)文章,希望大家以后多多支持TOY模板網(wǎng)!

本文來自互聯(lián)網(wǎng)用戶投稿,該文觀點(diǎn)僅代表作者本人,不代表本站立場。本站僅提供信息存儲空間服務(wù),不擁有所有權(quán),不承擔(dān)相關(guān)法律責(zé)任。如若轉(zhuǎn)載,請注明出處: 如若內(nèi)容造成侵權(quán)/違法違規(guī)/事實(shí)不符,請點(diǎn)擊違法舉報(bào)進(jìn)行投訴反饋,一經(jīng)查實(shí),立即刪除!

領(lǐng)支付寶紅包贊助服務(wù)器費(fèi)用

相關(guān)文章

  • JESD204B知識點(diǎn)

    JESD204B知識點(diǎn)

    1.M:幾個(gè)模擬通道就為幾 2.N:ADC和DAC中量化位數(shù):16bit——N=16. 3.N\\\':以半字節(jié)及4bit為單位:16bit——N\\\'=4,14bit——N\\\'=4(多余的2bit以CS控制位和T結(jié)束位占位) 4:F:每一幀的字節(jié)數(shù):2byte——2(一般在器件手冊上以O(shè)CTET標(biāo)識) 5:K:多幀包含的幀數(shù):32——32(器件手冊一般這樣定義Ceil (17 /

    2024年01月19日
    瀏覽(22)
  • 高速電路設(shè)計(jì)系列分享-熟悉JESD204B(下)

    高速電路設(shè)計(jì)系列分享-熟悉JESD204B(下)

    目錄 概要 整體架構(gòu)流程 技術(shù)名詞解釋 技術(shù)細(xì)節(jié) 1.物理層 小結(jié) 隨著高速ADC跨入GSPS范圍,與FPGA(定制ASIC)進(jìn)行數(shù)據(jù)傳輸?shù)氖走x接口協(xié)JESD204B。為了捕捉頻率范圍更高的RF頻譜,需要寬帶RFADC。在其推動下,對于能夠捕捉更寬帶寬并支持配置更靈活的SDR〈軟件定義無線電)平臺的

    2024年02月11日
    瀏覽(21)
  • 基于FPGA+JESD204B 時(shí)鐘雙通道 6.4GSPS 高速數(shù)據(jù)采集模塊設(shè)計(jì)(二)研究 JESD204B 鏈路建立與同步的過程

    基于FPGA+JESD204B 時(shí)鐘雙通道 6.4GSPS 高速數(shù)據(jù)采集模塊設(shè)計(jì)(二)研究 JESD204B 鏈路建立與同步的過程

    基于 JESD204B 的采集與數(shù)據(jù)接收電路設(shè)計(jì) 本章將圍繞基于 JESD204B 高速數(shù)據(jù)傳輸接口的雙通道高速數(shù)據(jù)采集實(shí)現(xiàn)展 開。首先,簡介 JESD204B 協(xié)議、接口結(jié)構(gòu)。然后,研究 JESD204B 鏈路建立與同 步的過程。其次,研究基于 JESD204B 子類 1 的多器件同步方案。最后,將完成 雙通道同步

    2024年02月04日
    瀏覽(22)
  • FPGA的ADC信號采集ADS52J90-JESD204B接口

    FPGA的ADC信號采集ADS52J90-JESD204B接口

    本篇的內(nèi)容是基于博主設(shè)計(jì)的jesd204b接口的ADC和FPGA的硬件板卡,通過調(diào)用jesd204b ip核來一步步在FPGA內(nèi)部實(shí)現(xiàn)高速ADC數(shù)據(jù)采集,jesd204b協(xié)議和xilinx 的jesd204 IP核相關(guān)基本知識已在前面多篇文章中詳細(xì)介紹,這里不再敘述~ 在該篇中,博主試圖從一個(gè)初學(xué)者的視角來記錄整個(gè)開發(fā)流

    2024年02月02日
    瀏覽(84)
  • [FMC149】基于VITA57.1標(biāo)準(zhǔn)的16通道65MSPS 14位直流耦合AD采集FMC子卡

    [FMC149】基于VITA57.1標(biāo)準(zhǔn)的16通道65MSPS 14位直流耦合AD采集FMC子卡

    板卡概述 FMC149是一款16通道65MHz采樣率14位直流耦合AD采集FMC子卡,符合VITA57.1規(guī)范,可以作為一個(gè)理想的IO模塊耦合至FPGA前端,16通道AD通過FMC連接器(HPC)連接至FPGA從而大大降低了系統(tǒng)信號延遲。 該板卡支持板上可編程采樣時(shí)鐘和外部參考時(shí)鐘以及采樣時(shí)鐘,多片板卡還可

    2024年02月05日
    瀏覽(21)
  • 【JESD204系列】五、傳輸層設(shè)計(jì)原理

    【JESD204系列】五、傳輸層設(shè)計(jì)原理

    傳輸層的主要功能是根據(jù)用戶配置的鏈路參數(shù),對轉(zhuǎn)換器得到的原始樣本數(shù)據(jù)進(jìn)行映射,從而產(chǎn)生寬度為8bit 的特定格式數(shù)據(jù),并視實(shí)際應(yīng)用情景添加控制位或者尾位,以滿足格式需求。 【JESD204系列】五、傳輸層設(shè)計(jì)原理 在JESD204B 協(xié)議所規(guī)定的鏈路參數(shù)中,主要通過L 決定鏈

    2024年02月06日
    瀏覽(28)
  • 【JESD204系列】六、加解擾模塊的設(shè)計(jì)原理

    【JESD204系列】六、加解擾模塊的設(shè)計(jì)原理

    ?擾碼模塊的目的之一是可以避免頻譜尖峰,另一個(gè)目的是可使頻譜數(shù)據(jù)獨(dú)立,使電氣接口的頻譜選擇更有效,避免數(shù)據(jù)錯誤。然而,擾碼模塊的使用會使轉(zhuǎn)換器中所有數(shù)字模塊會產(chǎn)生一些轉(zhuǎn)換噪聲。所以,JESD204B 標(biāo)準(zhǔn)的一些模式不使用擾碼模式。 【JESD204系列】六、加解擾

    2024年02月14日
    瀏覽(21)
  • 基于FPGA+JESD204B 時(shí)鐘雙通道 6.4GSPS 高速數(shù)據(jù)采集設(shè)計(jì)(三)連續(xù)多段觸發(fā)存儲及傳輸邏輯設(shè)計(jì)

    基于FPGA+JESD204B 時(shí)鐘雙通道 6.4GSPS 高速數(shù)據(jù)采集設(shè)計(jì)(三)連續(xù)多段觸發(fā)存儲及傳輸邏輯設(shè)計(jì)

    本章將完成數(shù)據(jù)速率為 80MHz 、位寬為 12bits 的 80 路并行采樣數(shù)據(jù)的連續(xù)多 段觸發(fā)存儲。首先,給出數(shù)據(jù)觸發(fā)存儲的整體框架及功能模塊劃分。然后,簡介 MIG 用戶接口、設(shè)置及讀寫時(shí)序。最后,進(jìn)行數(shù)據(jù)跨時(shí)鐘域模塊設(shè)計(jì),內(nèi)存控制 模塊設(shè)計(jì)以實(shí)現(xiàn)連續(xù)多段觸發(fā)存儲。觸發(fā)

    2024年02月05日
    瀏覽(20)
  • 24Bit Σ-Δ ADC——AD7124的多通道初始化配置

    24Bit Σ-Δ ADC——AD7124的多通道初始化配置

    AD7124是目前常用的一種24位ADC,在全功率模式、9.4SPS的速率、gain = 128的狀態(tài)運(yùn)行,均方根(rms)可達(dá)到23nV;信號誤差在±10uV左右,單片價(jià)格在¥135~150,對于測控儀器中采集芯片的選型來說,該芯片價(jià)位處于中端層面,性價(jià)比較高。 AD7124的引腳排布、硬件SPI的驅(qū)動方式我已經(jīng)

    2024年02月13日
    瀏覽(26)
  • STM32模擬SPI協(xié)議獲取24位模數(shù)轉(zhuǎn)換(24bit ADC)芯片AD7791電壓采樣數(shù)據(jù)

    STM32模擬SPI協(xié)議獲取24位模數(shù)轉(zhuǎn)換(24bit ADC)芯片AD7791電壓采樣數(shù)據(jù)

    STM32大部分芯片只有12位的ADC采樣性能,如果要實(shí)現(xiàn)更高精度的模數(shù)轉(zhuǎn)換如24位ADC采樣,則需要連接外部ADC實(shí)現(xiàn)。AD7791是亞德諾(ADI)半導(dǎo)體一款用于低功耗、24位Σ-Δ型模數(shù)轉(zhuǎn)換器(ADC) ,適合低頻測量應(yīng)用,提供50 Hz/60 Hz同步抑制。 這里介紹基于AD7791的24位ADC采樣實(shí)現(xiàn)。 AD7791的管腳

    2024年02月09日
    瀏覽(41)

覺得文章有用就打賞一下文章作者

支付寶掃一掃打賞

博客贊助

微信掃一掃打賞

請作者喝杯咖啡吧~博客贊助

支付寶掃一掃領(lǐng)取紅包,優(yōu)惠每天領(lǐng)

二維碼1

領(lǐng)取紅包

二維碼2

領(lǐng)紅包