国产 无码 综合区,色欲AV无码国产永久播放,无码天堂亚洲国产AV,国产日韩欧美女同一区二区

Xilinx FPGA電源設(shè)計(jì)與注意事項(xiàng)

這篇具有很好參考價(jià)值的文章主要介紹了Xilinx FPGA電源設(shè)計(jì)與注意事項(xiàng)。希望對(duì)大家有所幫助。如果存在錯(cuò)誤或未考慮完全的地方,請(qǐng)大家不吝賜教,您也可以點(diǎn)擊"舉報(bào)違法"按鈕提交疑問。

1 引言

隨著半導(dǎo)體和芯片技術(shù)的飛速發(fā)展,現(xiàn)在的FPGA集成了越來越多的可配置邏輯資源、各種各樣的外部總線接口以及豐富的內(nèi)部RAM資源,使其在國(guó)防、醫(yī)療、消費(fèi)電子等領(lǐng)域得到了越來越廣泛的應(yīng)用。當(dāng)采用FPGA進(jìn)行設(shè)計(jì)電路時(shí),大多數(shù)FPGA對(duì)上電的電源排序和上電時(shí)間是有要求的,所以電源排序是需要考慮的一個(gè)重要的方面。通常情況下,F(xiàn)PGA供應(yīng)商都規(guī)定了電源排序、上電時(shí)間的要求。因?yàn)橐粋€(gè)FPGA所需要的電源軌數(shù)量會(huì)從3個(gè)到10個(gè)以上不等。通過遵循推薦的電源序列,可以避免在啟動(dòng)期間吸取過大的電流,同時(shí)又可以防止器件受損壞。對(duì)一個(gè)FPGA的最小電路中的電源進(jìn)行排序有多種方法。本文中主要以MP5650為例,來敘述把PGOOD引腳級(jí)聯(lián)至使能引腳來實(shí)現(xiàn)排序。

  1. 研發(fā)案例

今天分享的案例是以明德?lián)P公司研發(fā)的K7核心板,命名為MP5650為例。MP5650采用XILINX Kintex-7系列的XC7K325T-2FFG900I/XC7K410T-2FFG900I作為主控制器,在FPGA 芯片的HP 端口上掛載了4片DDR3存儲(chǔ)芯片,每片DDR3 容量高達(dá)512M 字節(jié),每片16bit組成64bit 位的數(shù)據(jù)位寬。1片128Mb 的QSPI FLASH 芯片用來靜態(tài)存儲(chǔ)FPGA 芯片的配置文件或者其它用戶數(shù)據(jù)。核心板采用4個(gè)0.5mm間距120Pin 鍍金連接器與底板連接,核心板四個(gè)腳放置了4個(gè)3.5mm固定孔,此孔可以與底板通過螺絲緊固,確保了在強(qiáng)烈震動(dòng)的環(huán)境下穩(wěn)定運(yùn)行。核心板結(jié)構(gòu)尺寸為65(mm)× 85(mm)。整個(gè)開發(fā)系統(tǒng)的結(jié)構(gòu)如圖1所示,實(shí)物圖如圖2所示。該板很適合高速數(shù)據(jù)通信;視頻采集、視頻輸出、消費(fèi)電子;機(jī)器視覺、工業(yè)控制;項(xiàng)目研發(fā)前期驗(yàn)證;電子信息工程、自動(dòng)化、通信工程等電子類相關(guān)專業(yè)開發(fā)人員學(xué)習(xí)等領(lǐng)域及人群。

xilinx k7上電順序,K7核心板,FPGA,K7325T,fpga開發(fā)

圖1 核心板結(jié)構(gòu)圖

xilinx k7上電順序,K7核心板,FPGA,K7325T,fpga開發(fā)

圖2 核心板實(shí)物圖

MP5650的K7FPGA所需要的電源軌如下:

(1)VCCINT

FPGA內(nèi)部核心電壓。其不損壞FPGA器件的范圍為-0.5V1.1V,正常工作電壓為0.97V1.03V,推薦工作電壓為1.0V。

(2)VCCAUX

輔助供電電壓。其不損壞FPGA器件的范圍為-0.5V2.0V。正常工作電壓為1.71V1.89V。推薦工作電壓為1.8V。

(3)VCCBRAM

內(nèi)部Block RAM的供電電壓。其不損壞FPGA器件的范圍為-0.5V1.1V。正常工作電壓為0.97V1.03V,推薦工作電壓為1.00V。

(4)VCCIO

對(duì)于HR BANK的接口電壓來說,需要與外部器件的信號(hào)電平保持一致,其不損壞FPGA器件的范圍為-0.5V3.6V。正常工作電壓為1.14V3.465V。推薦工作電壓與外部信號(hào)電平一致即可。對(duì)于HP BANK的接口電壓來說,需要與外部器件的信號(hào)電平保持一致,其不損壞FPGA器件的范圍為-0.5V2.0V。正常工作電壓為1.14V1.89V。推薦工作電壓與外部信號(hào)電平一致即可。

(5)VCCAUX_IO

IO輔助電壓。其不損壞FPGA器件的范圍為-0.5V2.06V。正常工作電壓為1.14V1.89V/2.06V。推薦工作電壓為1.8V/2V。

(6)VCCADC

XADC的供電電壓。其不損壞FPGA器件的范圍為-0.5V2.0V。正常工作電壓為1.71V1.89V。推薦工作電壓為1.80V。

(7)MGTAVCC

GTX收發(fā)器核心電壓。其不損壞FPGA器件的范圍為-0.5V1.1V。正常工作電壓為0.97V1.08V,推薦工作電壓為1.00V。

(8)MGTAVTT

GTX收發(fā)器終端匹配電壓。其不損壞FPGA器件的范圍為-0.5V1.32V。正常工作電壓為1.17V1.23V。推薦工作電壓為1.20V。

(9)MGTVCCAUX

GTX收發(fā)器輔助電壓。其不損壞FPGA器件的范圍為-0.5V1.935V。正常工作電壓為1.75V1.85V。推薦工作電壓為1.80V。

(10)MGTAVTTRCAL

GTX收發(fā)器校正電壓。其不損壞FPGA器件的范圍為-0.5V1.32V。正常工作電壓為1.17V1.23V。推薦工作電壓為1.20V。

官方推薦的上電順序依次為VCCINT、VCCBRAM、VCCAUX、VCCAUX_IO、VCCO,斷電順序和上電順序正好相反。另外如果VCCINT和VCCBRAM電源軌一致,則可同時(shí)上電/斷電。VCCAUX_IO、VCCAUX與VCCO電源軌一致也可同時(shí)上電/斷電。其它電源軌則無上電順序。GTX收發(fā)器的上電順序?yàn)閂CCINT、MGTAVCC、MGTAVTT或者M(jìn)GTAVCC、VCCINT、MGTAVTT。斷電順序正好相反。MGTVCCAUX無順序。

  1. MP5650電源排序方法

實(shí)現(xiàn)排序的一種方法是把一個(gè)電源的電源良好(PGOOD)管腳級(jí)聯(lián)至相繼的下一個(gè)電源的使能(EN)管腳,如圖3所示。在電源芯片在PG門限得到滿足時(shí)開始接通。該方法的優(yōu)勢(shì)是成本低,但是無法輕松的控制定時(shí)。在EN管腳上增加電容在上電的級(jí)聯(lián)上引入定時(shí)延時(shí)。

xilinx k7上電順序,K7核心板,FPGA,K7325T,fpga開發(fā)

圖3 把PGOOD引腳級(jí)聯(lián)至使能引腳示意圖

MP5650上選用的DC-DC電源芯片為L(zhǎng)TM4628和LTNM4622,芯片的使用典型電路如圖4所示。芯片通過控制TRACK/SS管腳,通過給該管腳外加電容來改變上電時(shí)間。電容越小,上電時(shí)間越短。若FPGA電源級(jí)數(shù)較多較多,若每級(jí)上電時(shí)間較長(zhǎng),會(huì)導(dǎo)致電源總的上電時(shí)間過慢,超過官方給的最大值,導(dǎo)致無法啟動(dòng)配置工作,F(xiàn)PGA工作不正常。官方提供的上電時(shí)間要求如圖5所示,最大不超過50ms。

xilinx k7上電順序,K7核心板,FPGA,K7325T,fpga開發(fā)

圖4 LTM4628和LTNM4622芯片使用典型電路
xilinx k7上電順序,K7核心板,FPGA,K7325T,fpga開發(fā)

圖5 官方提供的上電時(shí)間要求

在我們最初的設(shè)計(jì)中TRACK/SS管腳電容選為0.1uF,我們發(fā)現(xiàn)經(jīng)過四級(jí)級(jí)聯(lián)后,上電有時(shí)Flash配置芯片配置不成功,經(jīng)示波器測(cè)試發(fā)現(xiàn)上電時(shí)間過長(zhǎng),超過了Xilinx要求的50ms,如圖6所示。經(jīng)修改TRACK/SS管腳電容選為4.7nF后,上電時(shí)間大大縮短,如圖7所示,約為3ms。滿足了Xilinx上電時(shí)間要求,F(xiàn)PGA可以正常工作。設(shè)計(jì)中也可以將TRACK/SS管腳懸空,在默認(rèn)情況下,上電時(shí)間有默認(rèn)延時(shí)時(shí)間約為幾百微秒。
xilinx k7上電順序,K7核心板,FPGA,K7325T,fpga開發(fā)

圖6 TRACK/SS管腳電容為0.1uF時(shí),最后一級(jí)電源上電時(shí)間

  1. 總結(jié)

總得來說,kintex7 FPGA電源結(jié)構(gòu)比較復(fù)雜。目前用戶設(shè)計(jì)的7系列FPGA帶上電順序的電源方案常用各個(gè)電源芯片的輸入EN和輸出PGOOD來控制順序,上電時(shí)間需滿足Xilinx官方要求。通過開始描述,我們能夠清晰看到這個(gè)MP5650核心板所含有的接口和功能。對(duì)于需要大量IO的用戶,此核心板將是不錯(cuò)的選擇。而且IO連接部分,同一個(gè)BANK管腳到連接器接口之間走線做了等長(zhǎng)和差分處理,對(duì)于二次開發(fā)來說,非常適合。文章來源地址http://www.zghlxwxcb.cn/news/detail-782213.html

到了這里,關(guān)于Xilinx FPGA電源設(shè)計(jì)與注意事項(xiàng)的文章就介紹完了。如果您還想了解更多內(nèi)容,請(qǐng)?jiān)谟疑辖撬阉鱐OY模板網(wǎng)以前的文章或繼續(xù)瀏覽下面的相關(guān)文章,希望大家以后多多支持TOY模板網(wǎng)!

本文來自互聯(lián)網(wǎng)用戶投稿,該文觀點(diǎn)僅代表作者本人,不代表本站立場(chǎng)。本站僅提供信息存儲(chǔ)空間服務(wù),不擁有所有權(quán),不承擔(dān)相關(guān)法律責(zé)任。如若轉(zhuǎn)載,請(qǐng)注明出處: 如若內(nèi)容造成侵權(quán)/違法違規(guī)/事實(shí)不符,請(qǐng)點(diǎn)擊違法舉報(bào)進(jìn)行投訴反饋,一經(jīng)查實(shí),立即刪除!

領(lǐng)支付寶紅包贊助服務(wù)器費(fèi)用

相關(guān)文章

  • 紫光FPGA DDR3 IP使用和注意事項(xiàng)(axi4協(xié)議)

    紫光FPGA DDR3 IP使用和注意事項(xiàng)(axi4協(xié)議)

    紫光DDR3 IP使用 對(duì)于紫光ddr3 IP核的使用需要注意事情。 閱讀ddr ip手冊(cè): 1、注意:對(duì)于寫地址通道,axi_awvalid要一直拉高,axi_awready才會(huì)拉高。使用的芯片型號(hào)時(shí)PG2L100H-6FBG676,不同的型號(hào)IP核接口和axi的握手協(xié)議也不一樣(一定要注意),這點(diǎn)要注意,這也給我挖了一個(gè)很大的

    2024年04月12日
    瀏覽(27)
  • IGBT選型和設(shè)計(jì)注意事項(xiàng)

    IGBT(絕緣柵雙極型晶體管)是由(BJT)雙極型三極管和絕緣柵型場(chǎng)效應(yīng)管(MOS)組成的復(fù)合全控型電壓驅(qū)動(dòng)式功率半導(dǎo)體器件, 兼有(MOSFET)金氧半場(chǎng)效晶體管的高輸入阻抗和電力晶體管(GTR)的低導(dǎo)通壓降兩方面的優(yōu)點(diǎn)。具有電壓高、電流大、頻率高、導(dǎo)通電阻小等特點(diǎn)

    2024年02月08日
    瀏覽(30)
  • 高并發(fā)架構(gòu)系統(tǒng)設(shè)計(jì)注意事項(xiàng)

    本文從以下幾點(diǎn)介紹一下設(shè)計(jì)一個(gè)高流量高并發(fā)的系統(tǒng)需要經(jīng)歷哪些步驟以及考慮哪些因素(文章中的不足之處還請(qǐng)大佬們多多指點(diǎn))。 在設(shè)計(jì)一個(gè)系統(tǒng)之前,我們先要有一個(gè)統(tǒng)一且清晰的認(rèn)知:不要想著一下就能設(shè)計(jì)出完美的系統(tǒng),好的系統(tǒng)是迭代出來的。不要復(fù)雜化,要

    2024年02月07日
    瀏覽(25)
  • 高速信號(hào)設(shè)計(jì)與layout注意事項(xiàng)

    高速信號(hào)設(shè)計(jì)與layout注意事項(xiàng)

    1.1 SPI FLASH SPI FLASH 信號(hào)設(shè)計(jì)要求如下: * 避免信號(hào)走線穿越電源分割區(qū)域,并保持信號(hào)參考平面完整; * 相鄰信號(hào)走線間距保持“3H”原則;( H為信號(hào)與最近的參考層之間間距) * SFC_CS0N/1N、 SFC_MOSI_IO0、 SFC_MISO_IO1、 SFC_WP_IO2、SFC_HOLD_IO3線長(zhǎng)以 SFC_CLK線長(zhǎng)為基準(zhǔn),誤差控制在±

    2024年01月17日
    瀏覽(21)
  • 設(shè)計(jì)模式: 軟件設(shè)計(jì)的分層與軟件開發(fā)注意事項(xiàng)

    軟件設(shè)計(jì)的分層 系統(tǒng)級(jí)設(shè)計(jì)架構(gòu) 應(yīng)用級(jí)架構(gòu) 模塊級(jí)架構(gòu) 代碼級(jí)架構(gòu) 1) 系統(tǒng)級(jí)設(shè)計(jì)架構(gòu) 應(yīng)用在整個(gè)系統(tǒng)內(nèi),如與后臺(tái)服務(wù)如何通信,與第三方系統(tǒng)如何集成 包括業(yè)務(wù)的關(guān)系和協(xié)作的機(jī)制 設(shè)計(jì)后端:與后臺(tái)數(shù)據(jù)傳遞的機(jī)制 包括:api設(shè)計(jì)規(guī)則,訪問授權(quán)的一個(gè)開放標(biāo)準(zhǔn)(OAuth

    2024年02月07日
    瀏覽(28)
  • FPGA時(shí)鐘資源與設(shè)計(jì)方法——Xilinx(Vivado)

    1.時(shí)鐘資源包括:時(shí)鐘布線、時(shí)鐘緩沖器(BUFGBUFRBUFIO)、時(shí)鐘管理器(MMCM/PLL)。 2.時(shí)鐘類型有三種:全局時(shí)鐘,可以驅(qū)動(dòng)整個(gè)內(nèi)核上的同步邏輯;局部時(shí)鐘,可以驅(qū)動(dòng)特定和相鄰區(qū)域的邏輯;IO時(shí)鐘,可以驅(qū)動(dòng)某個(gè)IO的特定邏輯。 3.混合模式時(shí)鐘管理器(MMCM)和數(shù)字時(shí)鐘管理

    2024年02月22日
    瀏覽(24)
  • 【 FPGA 封裝設(shè)計(jì)資源 】 Xilinx vs Altera

    【 FPGA 封裝設(shè)計(jì)資源 】 Xilinx vs Altera

    PACKAGE 一般在doc nav搜索,同樣也可以在官網(wǎng);檢索“*pkg-pinout.” 比如vu9p: ug575-ultrascale-pkg-pinout.pdf 原理庫(kù)文件 Package Files Portal 舉例: 先選封裝; 再選器件 二維交叉檢索后,在右擊另存即可?!秞czu48drffvg1517pkg.txt》。 PACKAGE 藍(lán)廠、Altrea package 下載地址 庫(kù)文件 Mentor Gra

    2024年01月15日
    瀏覽(43)
  • 2023年Java 畢業(yè)設(shè)計(jì)怎么選題,有哪些注意事項(xiàng)

    2023年Java 畢業(yè)設(shè)計(jì)怎么選題,有哪些注意事項(xiàng)

    個(gè)人簡(jiǎn)介: 程序員徐師兄 ,7 年大廠程序員經(jīng)歷,擅長(zhǎng)Java、微信小程序、Python、Android等,大家有這一塊的問題可以一起交流! 各類成品java畢設(shè) 。javaweb,ssh,ssm,springboot等等項(xiàng)目框架,源碼豐富,歡迎咨詢。學(xué)習(xí)資料、程序開發(fā)、技術(shù)解答、代碼講解、文檔報(bào)告,需要請(qǐng)

    2024年02月11日
    瀏覽(27)
  • 應(yīng)屆生談薪技巧和注意事項(xiàng),怎么為自己多爭(zhēng)取1~2k(FPGA,芯片談薪,數(shù)字IC,嵌入式,模擬IC,F(xiàn)PGA探索者)

    應(yīng)屆生談薪技巧和注意事項(xiàng),怎么為自己多爭(zhēng)取1~2k(FPGA,芯片談薪,數(shù)字IC,嵌入式,模擬IC,F(xiàn)PGA探索者)

    ? 找工作的終極目標(biāo):談薪!談高薪!今天【FPGA探索者】給大家分享一下談薪的技巧和注意事項(xiàng),別被HR輕易壓價(jià)。 ??本文適用人群: 應(yīng)屆畢業(yè)生 。 FPGA探索者 FPGA+數(shù)字IC筆試面試,無線通信物理層及數(shù)字信號(hào)處理,半導(dǎo)體芯片行業(yè)求職,校招社招實(shí)習(xí),職場(chǎng)趣事,行業(yè)動(dòng)

    2024年01月25日
    瀏覽(28)
  • 初學(xué)者在UI設(shè)計(jì)中你應(yīng)該注意的事項(xiàng)(2) 麓言信息

    初學(xué)者在UI設(shè)計(jì)中你應(yīng)該注意的事項(xiàng)(2) ?麓言信息 ??1、不要極限飽和 ? ??高度飽和的顏色產(chǎn)生峰值對(duì)比度。移動(dòng)應(yīng)用中,當(dāng)背景是暗黑時(shí),高度飽和的元素會(huì)刺激眼睛并給用戶帶來不好的體驗(yàn)。暗模式通常在夜間使用,因此設(shè)計(jì)師有責(zé)任保持舒緩和放松的氛圍——為

    2024年02月11日
    瀏覽(24)

覺得文章有用就打賞一下文章作者

支付寶掃一掃打賞

博客贊助

微信掃一掃打賞

請(qǐng)作者喝杯咖啡吧~博客贊助

支付寶掃一掃領(lǐng)取紅包,優(yōu)惠每天領(lǐng)

二維碼1

領(lǐng)取紅包

二維碼2

領(lǐng)紅包