国产 无码 综合区,色欲AV无码国产永久播放,无码天堂亚洲国产AV,国产日韩欧美女同一区二区

四大主流cpu架構(gòu)

這篇具有很好參考價值的文章主要介紹了四大主流cpu架構(gòu)。希望對大家有所幫助。如果存在錯誤或未考慮完全的地方,請大家不吝賜教,您也可以點擊"舉報違法"按鈕提交疑問。

四大主流cpu架構(gòu):1X86架構(gòu),采用CISC指令集(復雜指令集計算機),程序的各條指令是按順序串行執(zhí)行的,每條指令中的各個操作也是按順序串行執(zhí)行的。2、ARM架構(gòu),是一個32位的精簡指令集(RISC)架構(gòu)。3RISC-V架構(gòu),是基于精簡指令集計算(RISC)原理建立的開放指令集架構(gòu)。4、MIPS架構(gòu),是一種采取精簡指令集(RISC)的處理器架構(gòu),可支持高級語言的優(yōu)化執(zhí)行。

cpu架構(gòu),架構(gòu)

?

本教程操作環(huán)境:windows7系統(tǒng)、Dell G3電腦。

中央處理器(CPU)是你智能設(shè)備的大腦。它的任務(wù)是通過執(zhí)行一系列指令來驅(qū)動你的設(shè)備,包括顯示屏、觸摸屏、調(diào)制解調(diào)器等,讓一坨塑料金屬混合物變成閃亮的智能手機或者平板電腦。

cpu架構(gòu)

CPU架構(gòu)是CPU廠商給屬于同一系列的CPU產(chǎn)品定的一個規(guī)范,主要目的是為了區(qū)分不同類型CPU的重要標示。目前市面上的CPU分類主要分有兩大陣營,一個是intel、AMD為首的復雜指令集CPU,另一個是以IBM、ARM為首的精簡指令集CPU。兩個不同品牌的CPU,其產(chǎn)品的架構(gòu)也不相同,例如,Intel、AMDCPUX86架構(gòu)的,而IBM公司的CPUPowerPC架構(gòu),ARM公司是ARM架構(gòu)。

四大主流芯片架構(gòu)(X86、ARM、RISC、MIPS

1、X86架構(gòu)

X86是微處理器執(zhí)行的計算機語言指令集,指一個Intel通用計算機系列的標準編號縮寫,也標識一套通用的計算機指令集合。197868日,Intel 發(fā)布了新款16位微處理器 8086,也同時開創(chuàng)了一個新時代:X86架構(gòu)誕生了。

X86指令集是美國Intel公司為其第一塊16CPUi8086)專門開發(fā)的,美國IBM公司1981年推出的世界第一臺PC機中的CPU–i8088i8086簡化版)使用的也是X86指令。

采用CISCComplex Instruction Set Computer,復雜指令集計算機)架構(gòu)。與采用RISC不同的是,在CISC處理器中,程序的各條指令是按順序串行執(zhí)行的,每條指令中的各個操作也是按順序串行執(zhí)行的。順序執(zhí)行的優(yōu)點是控制簡單,但計算機各部分的利用率不高,執(zhí)行速度慢。

隨著CPU技術(shù)的不斷發(fā)展,Intel陸續(xù)研制出更新型的i80386i80486直到今天的 Pentium 4系列,但為了保證電腦能繼續(xù)運行以往開發(fā)的各類應用程序以保護和繼承豐富的軟件資源,所以Intel公司所生產(chǎn)的所有CPU仍然繼續(xù)使用X86指令集。

2、ARM架構(gòu)

ARM是高級精簡指令集的簡稱(Advanced RISC Machine),它是一個32位的精簡指令集(RISC)架構(gòu),但也配備16位指令集,一般來講比等價32位代碼節(jié)省達35%,卻能保留32位系統(tǒng)的所有優(yōu)勢。

其廣泛地使用在許多嵌入式系統(tǒng)設(shè)計。由于節(jié)能的特點,ARM處理器非常適用于移動通訊領(lǐng)域,符合其主要設(shè)計目標為低耗電的特性。如今,ARM家族占了所有32位嵌入式處理器75%的比例,使它成為占全世界最多數(shù)的32位架構(gòu)之一。ARM處理器可以在很多消費性電子產(chǎn)品上看到,從可攜式裝置到電腦外設(shè)甚至在導彈的彈載計算機等軍用設(shè)施中都有它的存在。

體積小、低功耗、低成本、高性能——ARM被廣泛應用在嵌入式系統(tǒng)中的最重要的原因支持Thumb16位)/ARM32位)雙指令集,能很好的兼容8/16位器件;大量使用寄存器,指令執(zhí)行速度更快;大多數(shù)數(shù)據(jù)操作都在寄存器中完成;尋址方式靈活簡單,執(zhí)行效率高;指令長度固定。Load_store結(jié)構(gòu):在RISC中,所有的計算都要求在寄存器中完成。而寄存器和內(nèi)存的通信則由單獨的指令來完成。而在CSIC中,CPU是可以直接對內(nèi)存進行操作的。流水線處理方式

Ps : RISCCISC

個人計算機也常被成為 X86 架構(gòu)計算機,因為當前計算機大量應用的是英特爾 X86 架構(gòu)的 CPU。X86 架構(gòu)的 CPU 采用的是復雜指令集,而當前手機芯片采用的是精簡指令集。所謂指令集是處理器可以執(zhí)行操作的最小單元的集合,例如加減乘除就是由具體的指令來實現(xiàn)的。復雜指令集(CISC)指令數(shù)目多而且復雜,每條指令長度也不相同,指令執(zhí)行具有靈活性,單條個別指令可以處理較為豐富的工作內(nèi)容,但是帶來的問題是更多的靈活性使得 CISC 處理器資源利用率不高,就好比 5 項全能選手雖然能跑能跳,但是跟跑步專項選手相比不占優(yōu)勢。 精簡指令集(RISC)處理器就是我們所說的專項選手, 微指令集較為精簡、完成動作單一。因此單個微指令運行時間較為簡短,要完成相對復雜的操作,需要運行的微指令個數(shù)增多。

  • RISC:精簡指令集處理器,Reduced Instruction Set Computer

RISC結(jié)構(gòu)簡單,選取了使用頻率高的簡單指令,指令長度固定,多為單周期指令
在功耗、體積、價格等方面有很大優(yōu)勢,多用于嵌入式領(lǐng)域

  • CISC:復雜指令集處理器

側(cè)重于硬件執(zhí)行指令的功能性,CISC指令及處理器的硬件結(jié)構(gòu)復雜
CISC指令復雜,指令長度與周期不固定,在處理能力上有優(yōu)勢

3、RISC-V架構(gòu)

RISC-V 架構(gòu)是基于 精簡指令集計算(RISC)原理建立的開放 指令集架構(gòu)(ISA),RISC-V是在指令集不斷發(fā)展和成熟的基礎(chǔ)上建立的全新指令。RISC-V 指令集完全開源,設(shè)計簡單,易于移植Unix系統(tǒng),模塊化設(shè)計,完整工具鏈,同時有大量的開源實現(xiàn)和流片案例,得到很多芯片公司的認可。

RISC-V 架構(gòu)的起步相對較晚,但發(fā)展很快。它可以根據(jù)具體場景選擇適合指令集的指令集架構(gòu)?;?/span>RISC-V 指令集架構(gòu)可以設(shè)計服務(wù)器CPU,家用電器CPU,工控CPU和用在比指頭小的傳感器中的CPU

4MIPS架構(gòu)

MIPS架構(gòu)(MIPS architecture,為Microprocessor without interlocked piped stages architecture的縮寫,亦為Millions of Instructions Per Second的相關(guān)語),是一種采取精簡指令集(RISC)的處理器架構(gòu),1981年出現(xiàn),由MIPS科技公司開發(fā)并授權(quán),廣泛被使用在許多電子產(chǎn)品、網(wǎng)絡(luò)設(shè)備、個人娛樂裝置與商業(yè)裝置上。最早的MIPS架構(gòu)是32位,最新的版本已經(jīng)變成64位。

MIPS架構(gòu)是基于一種固定長度的定期編碼指令集,并采用 導入/存儲(Load/Store)數(shù)據(jù)模型。經(jīng)改進,這種架構(gòu)可支持高級語言的優(yōu)化執(zhí)行。其算術(shù)和邏輯運算采用三個操作數(shù)的形式,允許編譯器優(yōu)化復雜的表達式。

如今基于該架構(gòu)的芯片廣泛被使用在許多電子產(chǎn)品、網(wǎng)絡(luò)設(shè)備、個人娛樂裝置與商業(yè)裝置上。最早的MIPS架構(gòu)是32位,最新的版本已經(jīng)變成64位。

它的基本特點是:

  • 包含大量的寄存器、指令數(shù)和字符可視的管道延時時隙

這些特性使MIPS架構(gòu)能夠提供最高的每平方毫米性能和當今SoC設(shè)計中最低的能耗。

注:x86PC和服務(wù)器的主流,ARM是移動設(shè)備的主流,RISC-V可能是未來的主流。

(侵刪)文章來源地址http://www.zghlxwxcb.cn/news/detail-583169.html

到了這里,關(guān)于四大主流cpu架構(gòu)的文章就介紹完了。如果您還想了解更多內(nèi)容,請在右上角搜索TOY模板網(wǎng)以前的文章或繼續(xù)瀏覽下面的相關(guān)文章,希望大家以后多多支持TOY模板網(wǎng)!

本文來自互聯(lián)網(wǎng)用戶投稿,該文觀點僅代表作者本人,不代表本站立場。本站僅提供信息存儲空間服務(wù),不擁有所有權(quán),不承擔相關(guān)法律責任。如若轉(zhuǎn)載,請注明出處: 如若內(nèi)容造成侵權(quán)/違法違規(guī)/事實不符,請點擊違法舉報進行投訴反饋,一經(jīng)查實,立即刪除!

領(lǐng)支付寶紅包贊助服務(wù)器費用

相關(guān)文章

  • 四大軟件架構(gòu):掌握單體、分布式、微服務(wù)、Serverless 的精髓

    四大軟件架構(gòu):掌握單體、分布式、微服務(wù)、Serverless 的精髓

    簡介: 如果一個軟件開發(fā)人員,不了解軟件架構(gòu)的演進,會制約技術(shù)的選型和開發(fā)人員的生存、晉升空間。這里我列舉了目前主要的四種軟件架構(gòu)以及他們的優(yōu)缺點,希望能夠幫助軟件開發(fā)人員拓展知識面。 單體架構(gòu)比較初級,典型的三級架構(gòu),前端(Web/手機端)+中間業(yè)務(wù)邏

    2024年01月17日
    瀏覽(40)
  • MCU+DSP,當下主流的架構(gòu)設(shè)計,來到21569這里,應該如何去實現(xiàn)?

    MCU+DSP,當下主流的架構(gòu)設(shè)計,來到21569這里,應該如何去實現(xiàn)?

    作者的話 當下的音頻DSP設(shè)計中,我們習慣于MCU+DSP的架構(gòu)。DSP做音效,MCU做上位機,做控制,這種搭配的組合是非常成熟的,那么他的底層邏輯是什么?怎么才能實現(xiàn)? 實現(xiàn)邏輯 我們以ADI的SHARC系列DSP來講的話,21569在之前的調(diào)音臺、車載DSP的應用中,已經(jīng)展現(xiàn)的淋漓盡致。

    2024年01月19日
    瀏覽(15)
  • 主流的芯片架構(gòu)x86,Arm,MIPS,Power,RISC-V

    x86架構(gòu): 特點:x86架構(gòu)是一種 復雜指令集計算機(CISC)架構(gòu) ,具有廣泛的軟件和生態(tài)系統(tǒng)支持。它在個人計算機和服務(wù)器領(lǐng)域占據(jù)主導地位,提供高性能和廣泛的兼容性。X86和ARM架構(gòu)最本質(zhì)的區(qū)別在于復雜指令集和精簡指令集。主要面向家用、商用領(lǐng)域,在 性能和兼容性

    2024年02月07日
    瀏覽(32)
  • Android架構(gòu) 架構(gòu)和 CPU ABI - NDK

    Android架構(gòu) 架構(gòu)和 CPU ABI - NDK

    adb -s emulator-5554 shell getprop ro.product.cpu.abi mumu模擬器12 使用原生代碼時,硬件很重要。NDK 提供各種 ABI 供您選擇,可讓您確保針對正確的架構(gòu)和 CPU 進行編譯。 本部分介紹了在構(gòu)建時如何面向特定的架構(gòu)和 CPU,如何使用 ARM Neon 擴展指令集,以及在運行時如何使用 CPU 功能庫查

    2024年02月10日
    瀏覽(22)
  • CUDA基礎(chǔ)(三)CPU架構(gòu),指令,GPU架構(gòu)

    CPU中央處理器,負責執(zhí)行用戶和操作系統(tǒng)下發(fā)的指令。CPU只能接受01二進制語言,0和1用來控制高低電位。比如,一個加法運算,在x86處理器上的的二進制代碼為: 01001000 00000001 11000011 這樣一行代碼被稱為機器碼,它執(zhí)行了加法操作。除了這樣的加法,CPU的電路還要實現(xiàn)很多

    2024年02月08日
    瀏覽(25)
  • CPU 架構(gòu):ARM 和 x86 架構(gòu)區(qū)別

    計算機有兩種主要的 CPU 架構(gòu)可供選擇。Windows PC 通常建立在 Intel 和 AMD 使用的 x86 平臺上,而 Apple 的計算機則使用該公司自己的基于 ARM 架構(gòu)的?M1 和 M2 處理器。 這些方法之間存在差異,并且對性能的意義具有重大影響。 x86 和 ARM 處理器平臺做相同的事情,但它們以完全不

    2024年04月27日
    瀏覽(23)
  • CPU架構(gòu)和指令集

    不同的CPU架構(gòu)通常使用不同的指令集。每種CPU架構(gòu)都有其自己的一組特定的機器指令,這些指令用于執(zhí)行計算機程序。不同的CPU架構(gòu)之間的指令集是不兼容的,這意味著編寫的程序通常需要根據(jù)目標CPU的架構(gòu)進行編譯或匯編,以確保它們能夠在該CPU上正確運行。 一些常見的

    2024年02月11日
    瀏覽(17)
  • cpu的架構(gòu)

    cpu的架構(gòu)

    明天繼續(xù)搞一下cache,還有后面的,? 下面是cpu框架圖 開始解釋cpu 1.控制器 控制器又稱為控制單元(Control Unit,簡稱CU),下面是控制器的組成 1.指令寄存器IR:是用來存放當前正在執(zhí)行的的一條指令。當一條指令需要被執(zhí)行時,先按照程序計數(shù)器PC所指出的指令地址,從cache中取出

    2024年02月13日
    瀏覽(15)
  • 第3章 CPU微架構(gòu)

    指令集ISA是軟件用來與硬件通信的詞匯集合,定義了軟件和硬件之間的通信協(xié)議。Intel x86、ARM v8、RISC-V是當今廣泛使用指令集架構(gòu)的實例。 ISA開發(fā)者通常要確保符合規(guī)范的軟件能在使用該規(guī)范構(gòu)建的任何處理器上執(zhí)行。廣泛部署的ISA組織通常還要保證向后兼容性以便第X代版

    2024年02月11日
    瀏覽(15)
  • 一文深入了解 CPU 的型號、代際架構(gòu)與微架構(gòu)

    一文深入了解 CPU 的型號、代際架構(gòu)與微架構(gòu)

    在 10 月 16 號的時候,Intel 正式發(fā)布了第 14 代的酷睿處理器。但還有很多同學看不懂這種發(fā)布會上發(fā)布的各種 CPU 參數(shù)。借著這個時機,給大家深入地講講 CPU 的型號規(guī)則、代際架構(gòu)與微架構(gòu)方面的知識。 CPU 在整個計算機硬件中、技術(shù)體系中都算是最最重要的東西了。但很遺

    2024年02月06日
    瀏覽(18)

覺得文章有用就打賞一下文章作者

支付寶掃一掃打賞

博客贊助

微信掃一掃打賞

請作者喝杯咖啡吧~博客贊助

支付寶掃一掃領(lǐng)取紅包,優(yōu)惠每天領(lǐng)

二維碼1

領(lǐng)取紅包

二維碼2

領(lǐng)紅包